1. Thông tin chung về học phần
  • Mã học phần: SEM10113
  • Tên học phần: CÔNG NGHỆ MẠCH TÍCH HỢP MẬT ĐỘ CAO
  • Tên học phần bằng tiếng Anh: Very Large-Scale Integration (VLSI) Technology
  • Số tín chỉ: 3
  • Cấu trúc/cơ cấu học phần:
  • Số tiết lý thuyết: 45
  • Số tiết thực hành: 0
  • Số tiết bài tập: 0
  • Khác (Số tiết tự học): 90
  • Loại học phần thuộc khối kiến thức: chuyên ngành
  • Các học phần tiên quyết: Điện tử cơ bản
  • Các học phần học trước học phần này: Mạch điện tử và kỹ thuật số
  1. Mô tả vắn tắt nội dung học phần:

Môn học này cung cấp cho sinh viên những kiến thức về quy trình thiết kế mạch tích hợp mật độ cao VLSI (Very Large-Scale Integration) và các đặc tính điện của từng phần tử mạch. Hiểu về quy trình thiết kế vật lý và ảnh hưởng trực tiếp của quy trình này đến hiệu suất mạch, diện tích, độ tin cậy, công suất và năng suất sản xuất các mạch tích hợp. Vận dụng các nguyên tắc cơ bản của mạch logic  CMOS trong việc thiết kế mạch tích hợp. Các bước chính trong quy trình thiết kế mạch tích hợp VLSI, tập trung vào các bước thiết kế vật lý gồm: partitioning, chip planning, placement, clock network synthesis, routing và timing closure. Kiểm tra vật lý để đảm bảo tính chính xác về chức năng logic và đặc tính điện của mạch VLSI, bao gồm: kiểm tra quy luật thiết kế (DRC - Design Rule Check) và kiểm  bản thiết kế (LVS - Layout Versus Schematic).